Design And Reuse 新闻简报
www.design-reuse-china.com
2024年10月01日

$var->USER_FIRSTNAME
欢迎阅读2024年10月01日的D&R SoC新闻快讯
为您提供最新的SOC社区新闻和信息更新


代工厂和新工艺
Rambus设计峰会隆重登场,聚焦 AI技术时代
Rambus
• 为期 1 天的虚拟会议
• 探索生成式 AI 对内存和互连技术的影响
• 了解如何应对安全挑战并构建安全基础设施
• 洞悉数据中心主内存的未来

锁定您的参展名额 >>

铸造生态系统
设计平台
接口IP
AlphaWave Semi
24G UCIe标准 D2D PHY 及控制器子系统

• 可实现完全整合并具备高度可配置性子系统:PHY 和控制器
采用2.5D先进及2D标准封装技术并经硅验证的24G子系统方案
• 配备Per-lane 健康监测和完整DFT 功能
• 受益公司内部在2.5D/3D 封装领域的专业技能
敬请访问 awavesemi.com官网,了解更多信息>>

本周推荐的处理器IP
人工智能新闻
Ncore 缓存一致性互连 IP
Ncore™加速尖端 SoC 设计. Arteris IP 每年可为客户单项目节省 50 余人的工作量

■ 支持所以处理器   ■ 多种协议   ■ 灵活配置

了解更多 Ncore 下载技术资料 浏览视频

汽车电子新闻
关于安全
针对UCIe、CXL、PCIe 及内存的验证 IP 和测试套件
Synopsys • 适用于 AI/HPC、汽车和移动应用的系统解决方案
• 可用于模拟、仿真和原型设计
了解更多信息 >>

合作伙伴商业新闻
半导体商业新闻
IP SoC 24 China 回顾


用 HBM3E 满足人工智能训练需求
Kai Zhao, Senior Principal Engineer in Field Application Engineering, Rambus, Inc.



汽车硬件安全模块 (HSM) - 解决 ISO/SAE 21434 网络安全挑战并为量子安全奠定基础
裴亚强, 新思科技,处理器IP资深应用工程师;, Synopsys, Inc.

量子安全密码学: 在量子时代保护设备和数据
Kevin Zhang, SPE FAE, Rambus, Rambus, Inc.

Synopsys 112G Ethernet PHY IP for TSMC N6
  • Supports high-bandwidth, low-latency applications...
  • Exceeds IEEE 802.3ck and OIF standards...
  • Zero BER, small area, high performance...
  • Power-efficient under 5pJ/bit...


Rambus
HBM4 控制器

• 业界首款 HBM4 内存控制器IP
• 适用于 AI 加速器、图形及 HPC 等应用的高带宽内存
• 每秒实现高达10 Gb的数据速率
• 确保每秒2.56 TB的内存吞吐量

了解更多产品信息 >>


IP SoC 24 China 回顾


接口IP:加速AI芯片创新与性能飞跃的关键力量
王尚元, Director of Product Marketing, AkroStar


互操作性SoC框架:克服PCIe设计验证挑战
刘超群, 高级技术支持工程师,
Synopsys, Inc.


適用於物聯網的無線與無電池介面
亚历山大*科瓦列夫斯基, Chief Technical Officer, NTLab


人工智能时代的IP挑战
Dr. Bulu Xu, Vice Director, SSIPEX


扩展性、灵活性的边缘人工智能加速器 -硅验证对于IP -
ChangSoo Kim, CEO, AiM Future, Inc.

嵌入式Monitor IP 在硅生命周期管理中起到的关键作用
Alex Yu, 高级技术经理, Synopsys, Inc.


您需要在D&R注册才能查看具体IP内容。
点此注册 D&R