Design And Reuse 新闻简报
www.design-reuse-china.com
2025年1月14日

$var->USER_FIRSTNAME
欢迎阅读2025年1月14日的D&R SoC新闻快讯
为您提供最新的SOC社区新闻和信息更新


行业首个超以太网和UALink IP解决方案
Synopsys • 新的IP提供基于标准的低风险解决方案
• 新思科技UALink IP每通道支持高达200 Gbps的速度
• 新思科技Ultra Ethernet IP提供高达1.6 Tbps的带宽
• 基于新思科技行业领先的以太网和PCIe IP技术构建
立即了解! >>

代工厂和新工艺
您的芯片设计是否过于耗能 ?
SureCore
• 内存耗电接近芯片电量的50%以上
• 我们的专用内存 IP 可将功耗降低近50%
• 经量产验证方案
•我们是定制内存设计专家

了解如何满足您芯片的功率预算>>

存储器接口
RISC-V
探索全新 M31 MIPI M-PHY v5.0 IP
Siemens
• 符合 MIPI M-PHY v5.0 規範
• 支援 UFS host & device應用
• 支援高速 (HS) G1、G2、G3、G4、G5 A/B 模式
• 適用於5/8奈米製程工藝的MPHY IP
了解更多信息 >>

物联网新闻
关于音频、视频和图像
人工智能新闻
[ 新产品] PUFhsm: 符合 EVITA-Full标
准、适用汽车和高级应用的硬件安全模块

产品详情
  • 內含预集成的 CPU 用于执行安全启动、安全更新
    、安全部署、安全调试、安全监控、密钥管理和生
    命周期管理
PUF Security

汽车电子新闻
关于安全
合作伙伴商业新闻
商业新闻
 
2025 年 IP SoC 日 - 预订您的日历!
• 2025 年 4 月 24 日,IP-SoC US 2025
• 2025年9月11日,IP-SoC China 2025
• 2025 年 9 月 18 日,IP-SoC Korea 2025
• 2023 年 IP-SoC 欧盟会议,2025 年 12 月 2 日至 3 日

Rambus
GDDR7 增强人工智能推理

• 解析如何为人工智能推理配备合适的内存
• 了解 GDDR7 内存全新功能
• 探寻GDDR7 如何优化带宽及性能目标并满足您AI 芯片设计要求
• 深入了解 Rambus GDDR7 内存控制器 IP 的相关信息 IP

更多信息 >>


Synopsys PCIe 5.0 PHY IP for TSMC N3P
• Physical Coding Sublayer (PCS) block with PIPE...
• Supports PCIe 5.0, 4.0, 3.1, 2.1, 1.1 encoding...

IP SoC 24 China 回顾


適用於物聯網的無線與無電池介面
亚历山大*科瓦列夫斯基, Chief Technical Officer, NTLab


人工智能时代的IP挑战
Dr. Bulu Xu, Vice Director, SSIPEX


扩展性、灵活性的边缘人工智能加速器 -硅验证对于IP -
ChangSoo Kim, CEO, AiM Future, Inc.


利用 PQC(后量子密码)实现从芯到云的安全
Shengnan WANG, General Manager China, Secure-IC


多功能视频编码- VVC
Yujing Wei, VP, APAC Business Development, Allegro DVT


您需要在D&R注册才能查看具体IP内容。
点此注册 D&R